Tugas Pendahuluan 1




1. Kondisi [kembali]

Modul 1 Percobaan 1 Kondisi 3

Buatlah sebuah rangkaian lengkap yang memuat 2 gerbang AND dengan 3 input dan 4 input, kemudian gerbang OR dengan 3 dan 5 input,kemudian 1 gerbang XOR dan 1 gerbang XNOR. Dan output akhir rangkaian keseluruhannya ditunjukkan dengan LED atau LOGIC PROBE. Dimana input awal berupa 3 saklar SPDT.


2.Gambar Rangkaian[kembali]



Gambar rangkaian sebelum disimulasikan




Rangkaian disimulasikan





3.Video Rangkaian[kembali]



video rangkaian




Rangkaian mula-mula diberi sebuah sumber, yang mana sumber tersebut terhubung langsung dengan ketiga buah saklar SPDT. Saklar akan berkeadaan ON atau berlogika 1 saat saklar ditutup sehingga terminal akan terhubung dengan rangkaian dan akan menjembatani arus mengalir menuju rangkaian. Selain itu, saklar akan dalam keadaan OFF atau berlogika 0 saat saklar dibuka sehingga terminal tertutup dan arus tidak mengalir. Saat saklar dibuka (keadaan OFF/logika 0) terminal pada saklar akan terhubung langsung dengan ground untuk mengumpankan sisa-sisa arus.

Selanjutnya, Terdapat 2 gerbang AND yang terhubung dengan terminal saklar yang masing masing memiliki 3 dan 4 input. Berdasarkan tabel kebenaran,
gerbang AND akan berlogika 0 ketika salah satu atau seluruh input pada kaki gerbang tersebut bernilai 0. 
sedangkan jika seluruh input kaki dari gerbang AND memiliki input berlogika 1 maka akan menghasilkan keluaran output logika 1.

Setelah gerbang AND, rangkaian dilanjutkan dengan 2 buah gerbang OR dengan masing-masing memiliki 3 dan 5 input. Gerbang logika OR akan menghasilkan keluaran logika 1 jika terdapat salah satu inputan berlogika 1 dan menghasilkan keluaran logika 0 jika tidak ada pin inputan yang berlogika 1.

Kemudian terdapat 1 gerbang XOR pada rangakaian dengan 2 input. Gerbang XOR akan menghasilkan keluaran logika 1 saat hanya seluruh pin inputannya memiliki logika yang berbeda (1 dengan 0 atau 0 dengan 1). Jika seluruh pin inputannya berlogika sama (0 dengan 0 atau 1 dengan 1), maka gerbang XOR menghasilkan keluaran berlogika 0.

Gerbang logika XNOR bekerja berkebalikan dengan gerbang XOR. Gerbang XNOR akan menghasilkan outputan berlogika 1 saat hanya seluruh pin inputannya sama (0 dengan 0 atau 1 dengan 1). Saat pin inputannya berbeda (0 dengan 1 atau 1 dengan 0) maka keluarannya akan berlogika 0.

Output akhir rangkaian kemudian akan ditampilkan oleh sebuah LOGIC PROBE.

5. Download[kembali]

File HTML klik disini
Rangkaian Simulasi Proteus klik disini

File Video Rangkaian klik disini

Datasheet 4073 klik disini
Datasheet 4070 klik disini
Datasheet 4030 klik disini
Datasheet 4025 klik disini
Datasheet 4009 klik disini

Tidak ada komentar:

Posting Komentar

Rangkaian latch & Buffer

  Tugas 2 Mikroprosessor Rangkaian Latch & Buffer   [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4...